Abstrato

Minimização do atraso do flip-flop C2MOS D usando a teoria do esforço lógico

Swarnima Trivedi

A Future Electronics tem uma seleção completa de contadores binários ou divisores de frequência, como divisor de radiofrequência, divisor de frequência digital, divisor de frequência analógico que pode ainda ser usado para melhorar o desempenho de equipamentos de contadores eletrónicos, sistemas de comunicação e instrumentos de laboratório. Um arranjo de flip-flops D é um método clássico de projetar um divisor de frequência. Existe uma grande variação encontrada nos circuitos digitais devido à escala e às imperfeições do processo. Assim sendo, este artigo trata do circuito flip-flop D em termos de atraso de propagação. A tarefa consiste em minimizar o atraso de propagação de blocos flip-flop D utilizando a Teoria do Esforço Lógico, que é posteriormente utilizada no projeto de contadores binários.

Isenção de responsabilidade: Este resumo foi traduzido usando ferramentas de inteligência artificial e ainda não foi revisado ou verificado